SFI-4接口的时钟方案

出处:Zjp_fj 发布于:2008-09-18 11:15:28

  对于SFI-4接口设计来说,输入时钟频率较高,为622.08 MHz。由于该时钟不是内部FPGA能处理的系统频率,所以时钟设计显得更加重要。Xilinx Virtex-5器件内部提供了高速的I/O时钟和区域时钟网络,IO时钟能处理的接口频率高达710 MHz。而普通的全局时钟网络处理频率不超过600 MHz,因此必须利用lO时钟BUFIO和区域时钟BUFR来设计SFI-4接口的时钟方案。接收端的时钟如图所示,发送端的时钟如图2所示,分别对应于RXCLOCKING模块和TX CLOCKING模块。

接收端的时钟

  图 接收端的时钟
  


  
关键词:SFI-4接口的时钟方案SFI-4接口时钟

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

车联网时代,汽车电子的接口类型有can总线,lin总线,rs485,rs232,或者以太网总线等等
广告
OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:
技术客服:

0571-85317607

网站技术支持

13606545031

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!