西门子推出TessentIJTAGPro,加速复杂半导体设计与测试进程
出处:维库电子市场网 发布于:2025-11-07 11:17:00
西门子数字化工业软件数字设计创作平台副总裁兼总经理?Ankur Gupta在当今复杂的 IC 设计领域,优化测试时间是一项重大挑战。Tessent IJTAG Pro 借助西门子 SSN 架构,将传统串行 IJTAG 操作转化为高带宽并行流程,不仅能加速测试进程、降低测试相关成本,还能提供测试访问所需的灵活性,以满足行业不断发展的需求。随着半导体设计从 2D 架构逐步演进至全 3D IC 架构,无论是单个芯粒(chiplet),还是整个 3D IC 封装,都能通过该软件实现测试成本的节约。
Google 工程经理Srinivas Vooka高带宽 IJTAG 创新性地利用 SSN 总线架构,其测试向量传输速度远超传统串行方式,大幅缩短了测试应用时间,尤其在内置自测试(BIST)与混合信号 IP 测试场景中,效果更为显著。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- MLCC多层陶瓷电容器是如何一步步发展起来的2025/12/5 11:22:28
- 如何通过交替式几何处理实现更优的多核 GPU 扩展2025/12/5 11:19:05
- STM32外设开发中5个常见陷阱与规避方法2025/12/4 14:12:27
- 0欧电阻、电感、磁珠单点接地的核心区别与应用指南2025/12/3 14:04:20
- 多通道PMIC用作单输出大电流PMIC2025/12/1 14:40:10









