带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
-
BGA/11+
-
带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
2196
BGA/2101+
全新原装现货库存 询价请加 有其他型号也可咨询
5620
FBGA672/23+
国企优质供应商 军*工*认证 公司现货
EP2C35F672C6N
2865
BGA/1608+
特价特价全新原装现货
EP2C35F672C7
9450
NA/2021+
原装现货。
EP2C35F672C8N
40
BGA/13+
现货
EP2C35F672C8N
3000
BGA/2021+
全新原装假一赔十
EP2C35F672I8N
-
BGA/1000
只做原装,只有原装,欢迎垂询
EP2C35F672C6N
50000
BGA/21+
奥利腾只做原装现货,实单价优可谈
EP2C35F672C7N
15922
/2423+
助力国营二十余载,一站式解决BOM配单,行业标杆企
EP2C35F672C7N
36078
BGA/-
现货十年以上分销商,原装进口件,服务型企业
EP2C35F672C7N
7333
FBGA672/21+
公司原装现货主营品牌可含税提供技术免费样品
EP2C35F672C6N
670
14+/BGA672
原装现货,支持检测
EP2C35F672C7
4000
BGA/2023+
原装原厂代理 可免费送样品
EP2C35F672C7N
203060
BGA/24+
一站配齐 原盒原包现货 朱S Q2355605126
EP2C35F672C8N
27
BGA/08+PB
原装现货,假一赔十
EP2C35F672C7N
3168
BGA/23+
原装假一赔十QQ373621633
EP2C35F672C8N
1800
BGA672/22+
只做原装,全系可订货
EP2C35F672C8N
43500
NEW/NEW
一级代理保证
EP2C35F672
5000
-/23+
的XILINXALTERA分销商原装长期供货
以往数据采集系统中,单片机、dsp常被选作主控制器,但随着fpga性能的不断提高,具有时钟域高、内部延时小、速度快、全部逻辑南硬件完成等优点,因此在高速数据采集方面fpga有着较大优势,但也存在难于实现复杂算法的缺点。而dsp适合于高速算法的处理,系统采用fpca+dsp方案,弥补了系统的不足。系统数据采集的控制、缓存及外围通讯部分,用fpca硬件实现。算法处理由dsp完成。在线采集的数据存放在dsp外挂的sram中。 设计采用de2、thdb-ada平台进行开发。de2平台选用fpga ep2c35f672。thdb-ada是针对de2开发板设计的一款子开发板,由fpga实现对a/d的控制。在系统中只用到了模块的a/d转换部分。其中芯片ad9248是一款双通道模数转换器。另外dsp选用ti推出的tms320uc5402。 1 系统设计 数据采集系统硬件原理如图1所示,由图1知dsp收到上位机发送的命令完成系统工作参数的配置,然后向fpga发送指令,fpga收到指令后一是对多路模拟开关进行选通让选通信号通过信号调理电路实现电平调整,并进行a/d转换的时序控制,二是把转换好的数据进行数据缓
码,输出符合itu-rbt656[5]且内嵌同步字符4:2:2格式数据供fpga采集。tvp5146支持ntsc、pal、sceam、cvbs、s-video制式视频输入,具有rgb转换为ycbcr功能。 视频数据采集部分由fpga控制芯片、ssram、flash、电源芯片、辅助外围电路组成。该部分以tvp5146输出像素时钟作为fpga采集时钟采集解码后的数据,在系统时钟的控制下,交织乒乓存储于ssram芯片,并在帧信号控制下交换存储体。fpga采用altera公司cycloneii系列ep2c35f672[6]芯片,该芯片具有33 216个逻辑单元,内部ram高达484 kb,支持niosii嵌入式处理器,核心电压1.2 v,io电压3.3 v,具有4个pll输入,12个pll输出。altera的fpga采用sram工艺,掉电就会丢失配置数据,所以外部需要挂接存储配置数据的部件。altera公司fpga一般都支持串行被动配置、串行主动配置、jtag配置,通过跳线选择配置方式,jtag配置在调试时很方便。串行主动配置一般需要altera公司的专用配置芯片,在系统上电后主动配置芯片。fpga配置完成
数据处理程序、数据显示程序等。系统的初始化包括串口初始化、变量定义、文件设置、数据库的生成及处理等;串口中断程序主要完成ais数据的采集;数据处理程序主要完成将ais输出的数据格式转换为其他基于 ais信息的系统所需的格式,在数据处理过程中必须进行ais数据的校验判断,以确保采集数据的可靠性;数据显示程序主要完成ais数据的显示。其中信息解码的程序流程图如图2所示。 3.2 dsp和fpga的接口设计 比较altera公司的多个系列的fpga产品,本设计选取cycloneⅱ系列的芯片 ep2c35f672。它主要具有以下特性:嵌入式存储资源支持各种存储器应用和数字信号处理(dsp)实施的要求,引脚数量充裕有160个,可提供 100个i/o用户引脚,且i/o具有三态缓冲、总线状态保持等功能,该芯片由128 mb flash内存和8 mb ssram存储区和两个串口。它可以满足本系统所需的数据采集控制和串行口复用等功能。接口电路如图3所示。 在上述设计中ais信息的串口直接接到dsp芯片上,是为了避免直接应用多串行口中断共享方式可能会不可靠。原因是假如在服务串行口a时上一次检测过的串行口b发生
在各种存储器中,nand flash以价格低、密度高、效率高等优势成为最理想的器件。但nand flash的控制逻辑比较复杂,对时序要求也十分严格,而且最重要的是nand flash中允许存在一定的坏块(坏块在使用过程中还可能增加),这就给判断坏块、给坏块做标记和擦除等操作带来很大的难度,于是就要求有一个控制器,使系统用户能够方便地使用nand flash,为此提出了一种基于fpga的nand flash控制器的设计方法,并用vhdl给予实现,modelsim得出仿真结果,并在altera公司的ep2c35f672器件中得到验证。fpga与nand flash接口图如图1所示。 2 nand flash操作 nand flash器件的管脚分为控制信号、i/o二类,地址和数据是复用i/o管脚。通常nand flash器件包括一定数目block,每个block包括一定数目的page,每个nand flash器件把block,page按照行列地址进行寻址,基于这种特殊的结构。2.1 read id nand flash器件id包括:manufacture id,device id以及容量大小,这些重要
函数关系不再是线性的。逆向建模的目的是通过非线性映射,把非线性函数关系x=f-1(y,t1,t2,…,tk)向线性函数关系x=y/a逼近。在模型中,测量数据和非目标参量的测量值作为输入,目标参量的线性值作为模型的输出,按照一定的算法原则,不断调整模型的参数,使得模型输出误差在允许的范围之内。 在本系统中,选用模拟温度传感器ad590作为校正目标,数字温度传感器ds18b20测量值作为模型的期望输出,气体传感器tgs813测量值为非目标参量输入。系统采用altera公司cycloneⅱ系列的ep2c35f672 fpga作为核心处理器,采用quartus-ⅱ自带的sopc builder开发包作为算法的调试环境,在fpga其内部实现测量数据的智能处理。 2 系统方案实现 2.1传感器调理电路 ad590是美国模拟器件公司生产的单片集成两端感温电流源,流过器件的电流(μa)等于器件所处环境的热力学温度(k)度数,ad590随温度变化输出的是电流信号,需要将其转换为电压信号。由于ad590灵敏度高,受环境的影响大,在使用前需要校正。在本文中,利用神经网络算法对ad590的输出进行了校正。