利用自旋电子学技术实现待机时零耗电的集成电路

出处:yewuyi 发布于:2008-09-02 09:05:56

  日本东北大学电气通信研究所与日立制作所利用自旋电子学技术和硅技术,试制成功了运算功能和非易失性内存功能一体化的集成电路。在嵌入MOS晶体管的硅芯片上,通过层叠基于自旋电子学技术的元件之一的磁性隧道结(Magnetic Tunnel Junction,MTJ)元件而实现。除能够实现硅芯片上运算区域与内存区域之间数据的高速传送之外,还可实现集成电路的小型化。


  另外,如果使用了MTJ元件,就可以实现非易失性内存,因此无需为保持存储数据而一直通电,这样就可将CPU待机状态时耗电量减至零。集成电路的制作过程中,日立制作所负责制作硅芯片上的MOS晶体管,东北大学电气通信研究所负责层叠MTJ元件。

  此前基于CMOS逻辑的集成电路需要另外配备运算电路和内存电路,因此运算逻辑部分与内存部分之间的数据传送会出现延迟,并且存在着由此引发的高耗电问题。另外,由于MOS晶体管本身不具有存储功能,因此组合使用了MOS晶体管的内存电路,所以为保持存储数据需要一直通电。此前一直存在着电路规模大和泄漏电流导致的待机耗电增加的问题。解决这些问题的方法包括,采用将运算逻辑部分和内存部分紧密配置在一起的“Logic in Memory Architecture”,同时把内存部分改为非易失性内存。

  此次试制的芯片为全加器。由“SUM”和“CARRY”部分构成,芯片的面积方面,SUM部分为15.5μm×10.7μm,CARRY部分为13.9μm×10.7μm。CMOS逻辑部分采用日立制作所的0.18μm工艺制成。

  此次成果已刊登在日本应用物理学会杂志“Applied Physics Express”的2008年8月22日电子版上。

  硅芯片上层叠MTJ的集成电路结构


请登陆: 维库电子市场网(www.dzsc.com) 浏览更多信息


  

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

广告
上传BOM文件: BOM文件
*公司名:
*联系人:
*手机号码:
QQ:
应用领域:

有效期:
OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:

0571-85317607

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!