FPGA的电源定序电路
出处:hitzou 发布于:2007-06-04 18:39:39
图1所示电源包含IC1和IC2两块IC,它们分别是TPS2034电源开关和TPS54680降压型开关稳压器。IC1产生IC2在起动期间跟踪的慢斜坡电压。6ms的斜坡时间可使加到电源开关大电容和电源输出端的涌入电流降到值。慢斜坡电压能使FPGA吸收的瞬态电流。电源开关TPS2034确保在IC2具有足够大的偏置电
|
TPS54680是一种同步降压型稳压器,内含2只30mΩ的MOSFET。因为TPS54680能提供和吸收6A那么大的负载电流,效率在90%以上,所以其输出在断电期间可跟踪另一电源线。当IC1因J2与地短路而不起作用时,I/O电源电压下降,一旦I/O电压下降到低于芯核电压时,芯核电压随之下降(图3)。典型的情况是,肖特基二极管与一个双电源的输出端相连接,以便在断电期间对芯核电源和I/O电源之间的电压差进行钳位,但是大多数设备不需要肖特基二极管和图1所示的电源电路。使用这种电源设计,就可去除闭锁电位并减小FPGA起动瞬态电流,从而可减少元件数量,提高可靠性。
图1 这种电源定序电路可消除闭锁问题,并可减少FPGA起动瞬态电流。
图2 当I/O电源电压下降时,芯核电压相应减小。
图3 当I/O电源电压平稳地向3.3V上升时,芯核电压则钳位于1.8V。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 提高低功率 AC/DC 转换的效率并减小尺寸2024/4/29 17:02:26
- 串联电路与并联电路的区分2024/4/25 17:15:00
- 查找隔离栅极驱动器的峰值电流2024/4/25 17:07:48
- 使用 GaN IC 离线电源的大容量电容器优化2024/4/24 17:30:57
- 并联电压电池2024/4/23 17:45:00