莱迪思半导体发布业界真正的90纳米非易失FPGA系列LatticeXP2
出处:dy3210 发布于:2007-12-13 10:58:35
在推出前一代130纳米LatticeXP系列之后两年,莱迪思公布了产品,再次显示了莱迪思在非易失FPGA领域中的领导地位。莱迪思在非易失可编程逻辑领域拥有20年的经验,莱迪思的市场经验已反复证明了在每一代新的工艺中,对于非易失解决方案的基本费用减少了,越来越多的用户将利用非易失的优势。
“FPGA设计者喜欢我们的前一代产品,基于闪存的FPGA系列LatticeXP,到目前为止全世界已有数千个设计” 莱迪思市场副总裁Stan Kopec先生说道。
“我们感到非常欣慰,这个成功引起了我们的竞争者之一的注意,他们近试图跳上非易失的乐队花车,即使用混合的、多芯片封装器件也不能提供我们的非易失FPGA的全部优势。新的LatticeXP2非易失FPGA具有增强的宽阵列,反映了我们“更多”的理念,这是与使用我们LatticeXP器件用户对话的结果。拥有增强的特性和低廉的价格,LatticeXP2将进一步扩展非易失FPGA工艺的使用,加速FPGA市场的这一重要领域的增长”。
LatticeXP2系列
LatticeXP系列有5种容量从5K到40K的四输入查找表(LUT)器件。嵌入式存储块以18K位双端口块的形式可达885K位。对小的便笺式存储器,LUT还可以转换成小的分布式存储器块。为了支持越来越多的DSP应用,多达12个的sysDSP块具有硬连线的高性能流水线乘和累加功能。器件多达4个锁相环,使设计者能根据设计的需求对齐和综合时钟。
当今系统设计者愈加关注功耗,莱迪思设计的LatticeXP2系列针对低功耗采用了1.2伏的内部电压。此外,电路设计进行了调整,每个逻辑功能的静态功耗约减少了33%。这就是说,的器件密度加倍至40K LUT,与的LatticeXP2密度20K LUT相比较,的LatticeXP2系列成员的静态功耗只增加了34%。
器件的I/O引脚数从86到540,灵活的I/O缓冲器支持大多数通用的I/O标准,包括LVCMOS, SSTL, HSTL 和LVDS。由工程预制的I/O逻辑支持这些缓冲器,这些工程预制的I/O逻辑简化了实现双数据率(DDR)和源同步标准。这样的组合支持400Mbps的DDR存储器接口,高性能ADC/DAC达750Mbps,7:1 LVDS显示接口大于600Mbps。LatticeXP2有多个节省空间的球栅阵列封装(csBGA),薄的标准微间距球栅阵列封装(ftBGA和fpBGA),以及通用的TQFP和PQFP可供选择。
FlexiFlash结构
闪存存储器块嵌入在LatticeXP2 FPGA内,用来存储器件的配置,提供莱迪思称之为flexiFlash结构的真正的单芯片解决方案。上电时或者根据用户命令,存储在闪存里的数据传送到SRAM单元,以控制器件的配置。传送是以整体的并行方式进行的,大约用1毫秒的时间就可以使能器件的逻辑,先于系统中的其它器件,远比用外部引导PROM的基于SRAM的FPGA快,不管它们是分散在板上,还是堆于相同的封装中。对于许多系统功能来说瞬时功能是很关键的,诸如上电时序、地址译码和复位逻辑。
通过保持片上的配置位流,LatticeXP2比多个器件或者多片模块解决方案更加安全。配置读回保护模式增强了安全性。64位的擦除/编程锁防止意外或者未授权的编程。为了终防止未授权的编程,提供了 性编程(OTP)模式。可选的128位AES加密可用来保护进入器件的编程数据。
器件支持多达885K位的FlashBAK存储器。这个功能使得源于闪存存储器的嵌入式RAM块在上电时初始化。器件工作时,设计者还可以选择从RAM块写更新的数据至闪存存储器。这提供了一个方法以存储诸如上电自测试(POST)、微处理机代码和校准数据。另外的0.6到3.3K位的闪存存储器以串行TAG存储器的形式提供,系统设计者可用来存储器件修改的数据、电路板标识和其它数据。
现场更新的综合解决方案
电子设备设计成支持现场更新和排除故障呈日益增加的趋势。关键为更新是可靠的,安全的,在许多情况下不要中断设备的运行。LatticeXP2器件能满足这三个要求。为了防止由于现场更新期间通信或者系统故障造成不完整的新配置,“黄金配置”可以存储在可选的外部SPI引导存储器,如果检测到位流错误,LatticeXP2可以从这个配置自动地导入。片上用户定义的128位AES密钥和相关的电路使编程数据加密,安全地送入远端的器件,防止编程被截取和非法复制。器件还支持TransFR(透明的现场重构)技术,在新的配置载入LatticeXP2器件同时地控制I/O状态,这样新的配置载入器件而整个设备继续运行。
新一代设计工具
与公布LatticeXP2系列的同时,莱迪思还公布了新一代ispLEVER设计工具,ispLEVER 7.0版本。除了为LatticeXP2提供设计支持,7.0版本提供了增强性能,包括针对所有莱迪思FPGA器件的显著的速度和使用改进,大大增强了功耗计算模块,整个新的Reveal?设计分析工具与业界的逻辑分析触发功能和许多其它方面的增强。ispLEVER 7.0版本将根据维护合同在6月底前发货给所有莱迪思注册软件用户。
获取和价格
LatticeXP2系列器件17K LUT的LatticeXP2-17,208 PQFP、256ftBGA 和484 fpBGA封装样片现可获取。莱迪思计划在2007年把整个器件系列交付市场。在2008年交付的LatticeXP2-17价格为:对于100,000片的量,单价低至12.00美元。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- PLC 编程中急停开关触点抉择:常开还是常闭?接线要点揭秘2025/6/26 16:02:37
- 全面解析:PLC 控制柜设计原理、布局接线与原理图2025/6/16 16:12:05
- PLC控制系统输入/输出回路的隔离技术2025/6/12 17:27:11
- 深度解析:PLC 上升沿和下降沿指令的应用时机与使用方法2025/6/9 15:18:19
- 利用 PLC 轻松打造红绿交通灯控制系统2025/5/29 15:36:55