工研院芯片以Cadence 的Encounter低功率测试芯片
出处:caorb 发布于:2007-12-05 15:27:28
益华计算机(Cadence) 宣布,工业技术研究院(ITRI)系统芯片技术发展中心(STC)成功地利用Cadence(r) 的Encounter(r) 数字IC设计平台以及其RTL-GDSII低功率设计法设计出一颗低功率的测试芯片。其负责工研院的「Application-aware Power Management Solution Package — PAC-LP」计划,包括 DVFS (Dynamic Voltage Frequency Scaling,动态电压频率调整)芯片设计法、DVFS 芯片设计法适用之IP (电压转换电路和DVFS控制器)、以及动态式电源管理软件(Dynamic Power Management Software)。
经由PAC-LP的验证,证明Encounter低功率设计流程有助于DVFS测试芯片的设计,尤其在多重电力源(multi-VDD)区域的布局规划和绕线,以及自动化电压转换电路(Level Shifter)的嵌入,做出来的测试芯片可将耗电性减少40%。有了multi-VDD设计法的支持后,Encounter 低功率芯片设计流程扩充了原本的低功率设计技术。可同时应用于无线芯片设计、通讯芯片设计、消费性芯片设计以及计算机应用芯片设计。
DVFS设计流程除了降低芯片的动态耗电量,在芯片低电压的部分也显现出较传统方法设计更低的漏电功耗(leakage power)。这是由于使用Encounter平台作漏电功能化处理所致的结果,该工具软件由全面合成的阶段开始执行,直到定位放置阶段、化阶段和绕线阶段结束为止。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 等电位端子箱是什么_等电位端子箱的作用2025/8/1 11:36:41
- 基于PID控制和重复控制的复合控制策略2025/7/29 16:58:24
- 什么是树莓派?一文快速了解树莓派基础知识2025/6/18 16:30:52
- 什么是有机液分析与有机液知识介绍2025/6/7 16:31:44
- FPGA中的双线性插值算法2025/5/29 17:16:30