集成电路的无生产线设计与代工制造之间的关系

出处:lhkjg 发布于:2007-04-29 10:20:12

首先,代工单位将经过前期开发确定的一套工艺设计文件PDK (Process Design Kits)通过因特网传送(或光盘等媒质邮寄)给设计单位,这是信息流过程。PDK文件包括工艺电路模拟用的器件的SPICE参数,版图设计用的层次定义,设计规则,晶体管、电阻、电容等元件和通孔(via)、焊盘等基本结构的版图,与设计工具关联的设计规则检查DRC (Design Rule Check)、参数提取(EXTraction)和版图电路图对照LVS (Layout-vc-Schematic)用的文件。设计单位根据研究项目提出的技术指标,在自己掌握的电路和系统知识基础上,利用PDK提供的工艺数据和CAD/DA工具,进行电路设计、电路仿真(或称之为“模拟”)和优化、版图设计、设计规则检查DRC、参数提取和版图电路图对照LVS,终生成通常以一种称之为GDS-II格式的版图文件, 目前基本上都是通过因特网传送给代工单位。这也是信息流过程。

代工单位根据设计单位提供的GDS-II格式的版图数据,首先制作掩膜(Mask),将版图数据定义的图形固化到铬板等材料的一套掩膜上。一张掩膜一方面对应于版图设计中一层的图形,另一方面对应于芯片制作中的一道或多道工艺。正是在一张张掩膜的参与下,工艺工程师完成芯片的流水式加工,将版图数据定义的图形终有序地固化到芯片上。这一过程通常简称为“流片”。根据掩膜的数目和工艺的自动化程度,流片的周期约为2个月。代工单位完成芯片加工后,根据路程远近,利用飞机等不同的快速运输工具寄送给设计单位。
设计单位对芯片进行参数测试和性能评估,符合技术要求时,进入系统应用。从而完成集成电路设计、制造和测试与应用的全过程。否则就需进行改进和优化,才能进入下循环。



  
关键词:集成电路的无生产线设计与代工制造之间的关系

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:
技术客服:

0571-85317607

网站技术支持

13606545031

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!