某测试系统数据总线接口模块的设计
出处:OWAS 发布于:2007-05-25 15:57:26
摘要:详细介绍了某测试系统数据总线接口模块中50kHz时基信号发生器、代字发送允许信号形成电路、32位单极性串行码发送电路以及单/双极性变换等电路的工作过程,给出了电路的具体连接图,并简单介绍了所用的元器件。同时给出了通过AT89C2051对50kHz时基信号进行隔段取样的部分程序源代码和软件实现方法。
关键词:接口模块; 串行码; SG8002; MAX813L
分类号:TN919 文献标识码:B 文章编号:1006-6977(2003)01-0062-03
在某测试系统的开发中,需要用数据总线来实现自动测试设备(Automatic Test Equipment,简称,ATE)和被测单元(Unit Under Test,简称UUT)之间的串行通信。实际设计时,笔者采用串行通信方式,以32位双极性(±5V 归零)串行码(称之为一个代字)向UUT分时发送控制指令和状态信息,同时接收U-UT送出的代字信息。文中对该电路的设计原理和部分软件程序的实现方法做了详细地介绍。
1 50kHz时基信号发生器
由于在此测试系统中的通信均是以串行码的形式进行的,且数据传输的速率为50kbps,因此,设计时,采用了如所示的550kHz时基信号发生器。
中,SG8002是日本EPSON公司生产的可编程晶体振荡器,其频率稳定性为±100ppm/(在-20℃-+70℃范围内)。该编程晶体振荡器产生的1.2MHz脉冲信号经54LSl07双JK触发器4分频后可得到300kHz的方波。此方波输出分两路,一路经54LSl07再次2分频后形成150kHz信号CPl50,作为测试系统的自检、外部检定以及对该测试系统的测试扩展;另一路则先经4位移位寄存器54LS95后,再进行6分频,从而得到所需的50kHz时基信号CP50。
2 32位单极性串行码发送电路
32位单极性串行码发送电路的主要作用是将PC/104总线的数据端口D0-D7送出的串行TTL电平经54LS595移位锁存至54LS95移位寄存器的Di输入口,然后在并行置入脉冲C2下降沿的作用下打入到Qi输出口,在32个串行右移脉冲CP1下降沿的作用下形成所需的、含有特定意义的32位单极性双通道串行码NHΦ.CHl和NHΦ.CH2。具体的电路实现原理如所示。
3 代宇发送允许信号形成电路
该电路以AT89C2051微处理器为控制将50kHz时基信号发生器产生的时基信号CP50进行隔段取样,以形成54LS95所需的串行右移脉冲CPl、并行置入脉冲C2及工作方式控制信号M。其电路原理如所示。
中,MAX813L芯片用于组成AT89C2051微处理器的复位监控电路,同时此芯片也可充当"看门狗"(WatchDog),以防止程序运行时出现"飞跑"现象。50kHz的时基信号经过AT89C2051的隔段取样例程后可形成满足所示时序要求的采样脉冲串CPl、C2及M。
下面是AT89C2051对50kHz时基信号的隔段取样程序:
ORG 0000H
START: SETB P1.7
CLR P1.0
CLR P1.2
CLR p1.3 CPL P3.1
MOV R0,#00H
DELAY: MOV TMOD,#01H
SETB TR0
MOV A,#32H
DELAY1: MOVTHO,#0B1H
MOV TL0,#0EOH
DELAY2: JNB TF0,DELAY2
CLR TF0
CPL P3.1
DEC A
DJNE A,#00H,DELAY1
LOOP1: JNB P1.7,LOOPl
LOOP2: JB P1.7,LDOP2
INC R0
CJNE R0,#02H,LOOP3
SETB P1.2
LOOP3: JNB P1.7,LOOP3
SETB P1.3
LOOP4: JB Pl.7,LOOP4
CLR P1.3
INC R0
LOOP5: JNB Pl.7,LOOP5
LOOP6: JB P1.7,LOOP6
CLR P1.2
INC R0
SETB P1.0
LOOP7: JNB P1.7,LOOP7
LOOP8: P1.7,LOOP8
INC R0
CJNE R0,#24H,LOOP7
CLR P1.0
CPL P3.1
MOV R0,# 00H
SJMP LOOPl
4 单/双极性变换电路
单/双极性变换电路主要是由电平匹配器1、电平匹配器2、反相加法器以及功率放大器等4部分组成,具体的电路原理如所示。
该电路的基本工作原理是将32位单极性串行码发送电路产生的双通道互补对称串行码NHΦCH1和NHΦ.CH2信号送电子匹配器1和2进行处理,以形成反相加法器所需的输入信号Vol和V02,然后将Vol、V02以及补偿电子信号Vr经加法器线性叠加以得到双极性串行码"双绞a"信号。由于"双绞a"信号功率较小,不能直接驱动被测设备的内部电路,故需将其再进行功率放大以满足实际需要。
在中,电平匹配器、反相加法器均采用OPA689高高速集成运放芯片,而功率放大器则采用大功率高频功放芯片BUF634。
所示是单极性-双极型串行码的极性变换逻辑及时序关系。
[1]. AT89C2051 datasheet https://www.dzsc.com/datasheet/AT89C2051_810086.html.
[2]. MAX813L datasheet https://www.dzsc.com/datasheet/MAX813L_1019603.html.
[3]. TTL datasheet https://www.dzsc.com/datasheet/TTL_1174409.html.
[4]. CPl datasheet https://www.dzsc.com/datasheet/CPl_2043281.html.
[5]. OPA689 datasheet https://www.dzsc.com/datasheet/OPA689_1056314.html.
[6]. BUF634 datasheet https://www.dzsc.com/datasheet/BUF634_184510.html.
[7]. MAXIM datasheet https://www.dzsc.com/datasheet/MAXIM+_1062568.html.
[8]. 郑玉墙,徐子闻。MAXIM 热门集成电路使用手册(一)。人民邮电出版社,1998
[2]. 崔功,等。航炮综合控制设备自动测试系统的设计与实现。火炮发射与控制学报,2001(3)
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 分布式光伏发电有什么优劣势2024/4/29 17:17:39
- 如何更好的理解lwip协议?2024/4/28 17:20:13
- 802.11ac连接的推荐设置_802.11AC无线网桥的配置和注意事项2024/4/28 17:10:43
- matlab是什么编程语言?2024/4/28 17:04:06
- VCC,VDD,VEE,VSS在电源原理图中有什么区别?2024/4/26 17:36:58