晶闸管(可控硅)两端为什么并联电阻和电容及阻容元件的选择
出处:maychang 发布于:2008-10-20 09:47:19
一、晶闸管(可控硅)两端为什么并联电阻和电容在实际晶闸管(可控硅)电路中,常在其两端并联RC串联网络,该网络常称为RC阻容吸收电路。
我们知道,晶闸管(可控硅)有一个重要特性参数-断态电压临界上升率dlv/dlt。它表明晶闸管(可控硅)在额定结温和门极断路条件下,使晶闸管(可控硅)从断态转入通态的电压上升率。若电压上升率过大,超过了晶闸管(可控硅)的电压上升率的值,则会在无门极信号的情况下开通。即使此时加于晶闸管(可控硅)的正向电压低于其阳极峰值电压,也可能发生这种情况。因为晶闸管(可控硅)可以看作是由三个PN结组成。
在晶闸管(可控硅)处于阻断状态下,因各层相距很近,其J2结结面相当于一个电容C0。当晶闸管(可控硅)阳极电压变化时,便会有充电电流流过电容C0,并通过J3结,这个电流起了门极触发电流作用。如果晶闸管(可控硅)在关断时,阳极电压上升速度太快,则C0的充电电流越大,就有可能造成门极在没有触发信号的情况下,晶闸管(可控硅)误导通现象,即常说的硬开通,这是不允许的。因此,对加到晶闸管(可控硅)上的阳极电压上升率应有一定的限制。
为了限制电路电压上升率过大,确保晶闸管(可控硅)安全运行,常在晶闸管(可控硅)两端并联RC阻容吸收网络,利用电容两端电压不能突变的特性来限制电压上升率。因为电路总是存在电感的(变压器漏感或负载电感),所以与电容C串联电阻R可起阻尼作用,它可以防止R、L、C电路在过渡过程中,因振荡在电容器两端出现的过电压损坏晶闸管(可控硅)。同时,避免电容器通过晶闸管(可控硅)放电电流过大,造成过电流而损坏晶闸管(可控硅)。
由于晶闸管(可控硅)过流过压能力很差,如果不采取可靠的保护措施是不能正常工作的。RC阻容吸收网络就是常用的保护方法之一。
二、整流晶闸管(可控硅)阻容吸收元件的选择
电容的选择:
C=(2.5-5)×10的负8次方×If
If=0.367Id
Id-直流电流值
如果整流侧采用500A的晶闸管(可控硅)
可以计算C=(2.5-5)×10的负8次方×500=1.25-2.5mF
选用2.5mF,1kv 的电容器
电阻的选择:
R=((2-4) ×535)/If=2.14-8.56
选择10欧
PR=(1.5×(pfv×2πfc)的平方×10的负12次方×R)/2
Pfv=2u(1.5-2.0)
u=三相电压的有效值
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- n沟道p沟道怎么区分增强型2025/8/12 17:18:12
- 超级电容性能原理及模组应用2025/8/12 17:05:58
- 深度剖析晶圆加工的完整基本流程2025/8/12 16:27:36
- 深度解析 MOS 管的工作原理2025/8/12 15:29:50
- MOSFET 器件选型的三大核心法则2025/8/11 16:07:11