Synopsys新思科技推出下一代Design Compiler,进一步强化Synthesis地位

出处:维库电子市场网 发布于:2018-12-21 15:28:30

  Design Compiler NXT将运行时间缩短2倍,QoR提高5%,并支持5nm及更先进的工艺节点重点:
  ·  Design Compiler NXT采用创新、高效的优化引擎,可将运行速度提升2倍,并提供基于云计算的分布式综合(synthesis)技术,从而进一步加快运行速度。
  ·  支持先进工艺节点,通过平台化的通用库以及与IC Compiler II校准的RC寄生参数提取,实现在5nm以及更先进工艺节点下极为紧密的相关一致性。
  ·  全新的时序和功耗优化扩展了Design Compiler的QoR优势,这对于高性能和低功耗设计至关重要。
  ·  Design Compiler NXT能够即插即用,与Design Compiler Graphical具有用户界面和脚本的兼容性。
  2018年11月13日,中国 北京——新思科技(Synopsys, Inc.,纳斯达克股票市场代码: SNPS)宣布,推出Design Compiler系列的全新RTL Synthesis产品Design Compiler   NXT,进一步扩大了Design Compiler Graphical的市场地位。Design Compiler NXT通过创新性的技术同时满足了诸如人工智能(AI)、云计算、5G和自动驾驶等半导体市场对更小体积、更高性能、更低功耗的集成电路(IC)的需求,以及对研发周期越来越高的要求。
  瑞萨电子广泛解决方案业务部共享研发第二分部副总裁Tatsuji Kagatani表示:“Design Compiler Graphical多年来一直是我们为信赖的综合工具,是我们用于开发先进SoC和MCU芯片的软件。我们正在同新思科技基于Design Compiler NXT中的综合技术进行深入合作,并期待通过这些创新技术在我们设计上的应用,应对不断增加的上市时间压力和更高的QoR要求。”
  Design Compiler NXT中的的优化技术包括功耗驱动的映射和结构化技术,时钟与数据同步优化技术(CCD),以及不会牺牲QoR的全新分布式综合技术。为了实现在先进工艺节点下的紧密一致性和卓越的QoR,Design Compiler NXT与IC Compiler   II共享通用库以及多种先进布局技术,并且采用了经校准的RC、绕线拓扑和布局密度建模。
  新思科技芯片设计事业部工程副总裁Shankar Krishnamoorthy表示:“Design Compiler系列产品已经引领市场超过30年,为用户提供了诸如可测性设计、功耗、数据路径和物理综合等的综合创新技术。Design Compiler NXT集成了的综合创新技术,能够大幅度缩短运行时间、实现具有优势的QoR,以及与IC Compiler II极为紧密的RC和时序的相关一致性。新思科技再完善、提升了的RTL综合技术,为当今极度复杂的前沿设计提供了有力支持。”

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

广告
上传BOM文件: BOM文件
*公司名:
*联系人:
*手机号码:
QQ:
应用领域:

有效期:
OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:

0571-85317607

客服在线时间周一至周五
9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!