DS8500 HART 调制解调器简介
出处:维库电子市场网 发布于:2023-09-26 15:31:56
DS8500 HART 调制解调器
DS8500 是一款 HART 调制解调器,可为过程控制应用提供相位连续 FSK 调制和解调。该设备是一款功能丰富的低功耗调制解调器,满足 HART 通信基金会制定的物理层规范。DS8500 具有许多功能,使用户能够轻松有效地设计需要 HART 调制解调器的过程控制系统。
可靠的信号检测
外部元件很少
正弦输出信号
低功耗
标准3.6864MHz晶振
内部数字信号处理技术可实现可靠的 FSK_IN 信号检测;只需很少的外部组件即可将 HART 信号与噪声分开。FSK_OUT 是一个正弦信号,可为系统提供的谐波失真。图 1 显示了智能过程变送器中 DS8500 的顶层框图。该设计突出了 HART 调制解调器和其他外部 IC 之间的接口。
DS8500 基本操作
时钟
DS8500 需要 3.6864MHz 时钟作为输入源,精度为 ±1%,以保证正常运行。图 2 显示了时钟源的典型电路。当 XCEN 设置为高电平时,用户可以将外部时钟直接驱动到 XTAL1 引脚。如果需要外部 3.6864MHz 晶振,则 XCEN 应设置为低电平,并且晶振需要连接在 XTAL1 和 XTAL2 之间。
微控制器接口
HART 协议要求信号以特定的 11 位 UART 格式进行通信:1 个起始位、8 个数据位、1 个奇偶校验位和 1 个停止位。DS8500 的调制器和解调器模块需要与微控制器 UART 接口以满足协议要求。
在解调器模式下,DS8500 需要有效的 UART 启动信号来同步数据通信。HART 调制解调器和微控制器之间的接口也如图 1 所示。返回图 1,微控制器必须包含通信所需的 HART 软件堆栈。D_IN 是 DS8500 的数字信号数据输入,DS8500 将其调制为 FSK_OUT 信号。D_OUT 是 DS8500 输出的数字信号数据,已从 FSK_IN 信号解调。RTS 接收微控制器的请求,启动调制解调器的解调 (Rx) 或调制 (Tx) 模式。
低电平有效 RST 为 DS8500 提供复位,并确保所有内部寄存器和滤波器从已知的默认值开始。OCD 是一种载波检测信号,用于确定解调器输入端具有有效幅度的 FSK 信号。OCD 上的逻辑高电平表示 FSK_IN 信号幅度大于 120mV;逻辑低电平表示 FSK_IN 信号幅度小于 80mV 或没有载波信号。或者,微控制器可以向 DS8500 提供 3.6864MHz 时钟。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 锁相环的基本概念2024/4/23 17:56:14
- 信号与系统分析简介2024/4/16 17:03:33
- 使用逻辑信号、交流耦合和接地栅极驱动 CMOS 图腾柱2024/4/10 16:54:32
- 什么是射频?什么是射频信号?2024/4/7 17:53:28
- 探索光耦合器替代方案2024/3/29 17:04:49
- 英特尔数据存储如何操作和实现
- 什么是微动开关_微动开关有什么用_微动开关使用方法
- VCC,VDD,VEE,VSS在电源原理图中有什么区别?
- 低压配电系统设计规范_低压配电系统设计注意事项
- xEV 主逆变器电源模块中第四代 SiC MOSFET 的短路测试
- 光耦详细应用教程
- 定义绝缘耐久性评估的电压脉冲测试要求
- 采用沟槽MOS结构,使存在权衡关系的VF和IR相比以往产品得到显著改善 ROHM推出实现业界超快trr的100V耐压SBD“YQ系列”
- NOVOSENSE - 纳芯微推出车规级温湿度传感器NSHT30-Q1,助力汽车智能化发展
- Keysight - EV 电池设计创新:扩大续航里程、延长电池寿命